Lehrinhalte
Befehlssatzklassen von Prozessoren, Speicher-organisation und Laufzeitverhalten, Prozessorverhalten und -Struktur, Pipelining, Parallelismus auf Befehlsebene, Multiskalare Prozessoren, VLIW-Prozessoren, Gleitkommadarstellung, Speichersysteme, Cacheorganisation, virtuelle Adressierung, Benchmarking und Leistungsbewertung, Systemstrukturen und Bussysteme, Peripheriegeräte

Literatur
Hennessy/Patterson: Computer architecture - a quantitative approach

Voraussetzungen
Besuch der Vorlesung "Logischer Entwurf" bzw. Grundkenntnisse in Digitaltechnik

Online-Angebote
Moodle

Stammraum Informationen
S306/051 und 052

Bearbeitet von:
[url=http://www.rs.e-technik.tu-darmstadt.de/Lehre.5.0.html]www.rs.e-technik.tu-darmstadt.de/Lehre.5.0.html[/url]

Semester: SoSe 2019